17秋福师《EDA技术》在线作业一答案答案
正确选项:----
福师《EDA技术》在线作业一
正确答案:----
试卷总分:100 得分:0
一、 多选题 (共 10 道试题,共 20 分)
1. 用PLD器件实现设计的优势有哪些()?
专业答案:----
A. 周期短
B. 投入少
C. 风险小
D. 对于成熟的设计往往采用PLD
正确选项:----
满分:2 分
2. 状态机常用的编码方式有()。
A. 顺序编码
B. 格雷编码
C. 约翰逊编码
D. 一位热码
专业答案:----
满分:2 分
3. 综合有哪几种形式()。
A. RTL
B. 逻辑综合
C. 将逻辑门表示转换到版图表示
满分:2 分
4. 基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段()。
专业答案:----
A. 设计输入
B. 综合
C. 布局布线
D. 仿真和编程
正确选项:----
满分:2 分
5. PLD是一种半定制器件,主要包括()。
正确答案:----
A. FPGA
B. CPLD
C. CPU
正确答案:----
D. ASIC
专业答案:----
满分:2 分
6. 目前常用的硬件描述语言为:()。
A. Verilog
B. VHDL
专业答案:----
C. 和 VC
D. VB
专业答案:----
满分:2 分
7. 常用的综合工具有哪些()。
A. FPGA Express
B. FPGA compiler
C. Synplify Pro
满分:2 分
8. 基于EDA技术的设计中,通常有两种设计思路()。
正确选项:----
A. 自顶向下
B. 自底向上
C. 自前向后
D. 自后向前
正确答案:----
满分:2 分
9. 下面哪些是专业提供第三方EDA软件工具的公司()。
正确选项:----
A. Cadence
正确答案:----
B. Mentor
C. Synopsys
D. Synplicity
正确答案:----
满分:2 分
10. 布局布线完成后会产生哪些文件()。
A. 芯片资源耗用的报告
B. EDIF
正确选项:----
C. 延时网表
D. 器件编程文件
正确答案:----
满分:2 分
17秋福师《EDA技术》在线作业一答案标准满分答案
专业答案:----
二、 判断题 (共 40 道试题,共 80 分)1. 有限状态机的复位分为两种:同步复位和异步复位。
A. 错误
B. 正确
满分:2 分
2. 反熔丝型开关元件一般用在对可靠性要求较高的军事和航天产品器件上。
A. 错误
B. 正确
满分:2 分
3. 采用原理图方式的数字设计的可重用性、可移植要差一些。
A. 错误
B. 正确
满分:2 分
4. GAL是Generic Array Logic,通用阵列逻辑的缩写。
A. 错误
B. 正确
满分:2 分
5. PLD器件内部主要由各种逻辑功能部件和可编程开关构成。
正确选项:----
A. 错误
B. 正确
满分:2 分
6. 目前在数字系统的设计中,主要采用Bottom-UP设计为主。
A. 错误
B. 正确
满分:2 分
7. JTAG边界扫描测试技术提供了一种合理而有效的方法,用以对高密度、引脚密集的器件和系统进行测试。
A. 错误
B. 正确
满分:2 分
8. 综合指的是将较高级抽象层次的设计描述自动转化为较低层次描述的过程。
A. 错误
B. 正确
满分:2 分
9. Verilog HDL中assign为持续赋值语句。
专业答案:----
A. 错误
B. 正确
满分:2 分
10. IP是Intellectual Property的缩写。
A. 错误
B. 正确
满分:2 分
11. 时序仿真也叫后仿真。
A. 错误
B. 正确
满分:2 分
12. EDA是Electronic Design Automation,电子设计自动化的缩写。
正确答案:----
A. 错误
B. 正确
满分:2 分
13. Verilog HDL不支持条件语句。
正确选项:----
A. 错误
B. 正确
满分:2 分
14. HDL是Hardware Description Language,硬件描述语言的缩写。
正确答案:----
A. 错误
B. 正确
满分:2 分
15. 数字设计流程中采用原理图方式适合描述电路的连接关系核接口关系。
A. 错误
B. 正确
满分:2 分
16. 仿真是EDA的精髓所在。
正确答案:----
A. 错误
B. 正确
满分:2 分
17. 绝大多数的FPGA器件都基于SRAM查找表结构实现。
A. 错误
B. 正确
满分:2 分
18. 在IC设计领域中,IP核一般完成某种功能的设计模块。
A. 错误
B. 正确
满分:2 分
19. Verilog语言即适合可综合的电路设计,也可胜任电路与系统的仿真。
A. 错误
B. 正确
满分:2 分
20. Verilog HDL支持赋值语句。
专业答案:----
A. 错误
B. 正确
满分:2 分
21. IP核中的软核与生产工艺无关,不涉及物理实现,为后续设计留有很大空间。
A. 错误
B. 正确
满分:2 分
22. PROM(Programmable Read-Only Memory),可编程只读存储器的缩写。
正确选项:----
A. 错误
B. 正确
满分:2 分
23. 有限状态机非常适合于数字系统的控制模块。
A. 错误
B. 正确
满分:2 分
24. PLA是Programmable Logic Array,可编程逻辑阵列的缩写。
A. 错误
B. 正确
满分:2 分
25. Verilog HDL语法要素与软件编程语言(如C语言)是完全相同的。
正确答案:----
A. 错误
B. 正确
满分:2 分
26. Synplify是一种FPGA/CPLD的逻辑综合工具。
正确选项:----
A. 错误
B. 正确
满分:2 分
27. CPLD和FPGA都属于高密度可编程逻辑器件。
正确答案:----
A. 错误
B. 正确
满分:2 分
28. 在EDA设计中一般采用硬件描述语言(HDL)进行电路与系统的描述。
正确选项:----
A. 错误
B. 正确
满分:2 分
29. 不考虑信号时延等因素的仿真称为功能仿真。
A. 错误
B. 正确
满分:2 分
30. 仿真分为功能仿真和时序仿真。
A. 错误
B. 正确
满分:2 分
31. 布局布线为将综合生成的电路逻辑网表映射到具体的目标器件中实现,并产生最终的可下载文件的过程。
A. 错误
B. 正确
满分:2 分
32. Verilog HDL中的常量主要有:整数,实数和字符串
正确选项:----
A. 错误
B. 正确
满分:2 分
33. 目前常用的硬件描述语言为:Verilog HDL和 VHDL。
专业答案:----
A. 错误
B. 正确
满分:2 分
34. 数据流描述方式多用于组合逻辑电路。
A. 错误
B. 正确
满分:2 分
35. SOC是指把一个完整的系统集成在一个芯片上。
A. 错误
B. 正确
满分:2 分
36. Verilog HDL中实数型和字符串型常量是可以综合的。
正确选项:----
A. 错误
B. 正确
满分:2 分
37. 编译型仿真器的仿真速度快,但需要预处理,不能即时修改。
A. 错误
B. 正确
满分:2 分
38. 数字设计流程中的设计输入的表达方式一般有原理图方式和HDL文本方式两种。
专业答案:----
A. 错误
B. 正确
满分:2 分
39. PLD是一种全定制器件。
正确选项:----
A. 错误
B. 正确
满分:2 分
40. 仿真也称模拟,是对所设计电路的功能的验证。
A. 错误
B. 正确
满分:2 分
17秋福师《EDA技术》在线作业一答案历年真题如下: